Page 29 - 6733
P. 29

десятковому  коді.  Найпростіший  компаратор  виявляє  лише  факт  рівності  або
            нерівності  двох  поданих  на  його  входи  n-розрядних  чисел  (операндів)  А  і  В  і
            формує на виході однобітовий сигнал. рівності (1) або нерівності (0) цих чисел.
                    Рівність,  зокрема,  двох  однорозрядних  операндів  a  і  b  визначається
            логічною операцією рівнозначності, або еквівалентності
                                                         1 при a     ; b
                                                    Y    
                                                          0 при a    , b
            тобто логічною операцією (виключне АБО)-НЕ.
                   Компаратори  порівняння  п-розрядних  чисел  можна  будувати  за  двома
            принципами  логічним та арифметичним. Перший принцип (логічний) базується
            на синтезі за таблицею істинності, другий (арифметичний)  на синтезі схеми, що
            виконує  дію  віднімання  з  наступним  аналізом  результату  на  рівність  нулю  та
            наявність переносу з найстаршого розряду.


                   4.3.3. Проектування комбінаційних схем на логічних елементах
                  Див. методичні вказівки до попередньої лабораторної роботи.



                  4.4.    Порядок виконання роботи

                  1.  За описом комбінаційної схеми скласти таблицю істинності.
                  2.  Записати логічні функції для всіх виходів схеми. Мінімізувати їх, якщо це
            можливо.
                  3.  Скласти схему комбінаційного пристрою на логічних елементах.
                  4.  Подати  на  вхід  схеми  сигнал  з  виходу  компонента  Stim4  або  Stim8
            (Компоненты  /  Digital  Primitives  /  Stimulus  Generators).  Компонент
            запрограмувати  таким  чином,  щоб  на  його  виходах  послідовно  з’являлись  всі
            можливі комбінації  відповідної розрядності  (тобто для  3  входів  – 8  комбінацій,
            для 4 – 16 і т.д.).
                  5.  Вивести  часові  діаграми  сигналів  на  входах  та  виходах  схеми.
            Переконатись в правильності її роботи. Якщо схема складена правильно, часова
            діаграма повинна відповідати таблиці істинності. Також можна (не обов’язково)
            перевірити       правильність       роботи,      застосувавши        стандартні       мікросхеми
            мультиплексорів,           компараторів,          суматорів         (підібрати        з      меню
            Компоненты/Russian Digital).

                  4.5.    Звіт повинен містити:

                  1.  Завдання (з вказанням номеру варіанта)
                  2.  Таблицю істинності комбінаційного пристрою.
                  3.  Логічні функції для виходів схеми.
                  4.  Схеми у позначеннях згідно ДСТУ.
                  5.  Часові діаграми сигналів на входах та виходах схеми.
                  6.  Висновки.







                                                               29
   24   25   26   27   28   29   30   31   32   33   34