Page 99 - 4339
P. 99
6.4.7 Принципова схема МКБ4. Принципова схема
модуля МКБ4 містить (рис. 6.21 ):
- DD22 - мікросхему чотирьох асинхронних RS-тригерів
типу ТР2 з інверсними входами (пам'ять автомата);
- DD18, DD19.1 - мікросхеми НЕ І типу ЛА3, які
забезпечують синхронне пряме керування RS-тригерами;
- DD20 - дешифратор типу ИД7, призначений для
розшифрування двійкового позиційного коду станів пам'яті;
- DD23, DD24 - дві мікросхеми інверторів типу ЛН1,
призначені для інвертування інверсних сигналів з виходів
дешифратора;
- DD19.2, DD21 - мікросхеми елементів НЕ І типу ЛА-,
призначені для формування допоміжних функцій ;
1 7
- DD25, DD26 - мікросхеми елементів НЕ І типу ЛА1 і
ЛА4, які формують сигнали для входів RS-тригерів і вихідні
сигнали мікрооперацій.
Співвідношення між множиною вихідних сигналів
мікрооперацій і керуючими входами мікросхем операційного
блока задані в табл. 6.9.
На підставі даних табл. 6.9 записуємо систему рівнянь, що
є основою для побудови другого рівня керування операційним
блоком:
LA =y 1; S0B = y y ; S1B = y 2 ;
2 7
S0C = y y y ; S1C = y y ;
6 7 10 6 9
LD = Cy ; LCT = y ; CD =y 8 ; J 2 = у 2(А[8] B[8]);
6 4
K 2=y 1; J 1= y 5 ; K 1= y y ; RC = y ; RB = y ;
1 7 3 3
Для побудови другого рівня керування операційним
блоком на основі одержаних рівнянь використовуються
мікросхеми DD3, DD8, DD14-DD17 (рис. 6.19, 6.20).
98