Page 70 - 2115
P. 70

DS  (Data  Serial)  -  інформаційний  вхід  першого  D-тригера
                            (вхід послідовності, що зсувається);
                                  С - синхровхід тактування зсувів; R - скидання всіх тригерів в
                            0; Q0,...,Qn - виходи.
                                  Основні   виводи    паралельного    регістра:   D0,...,Dn   -
                            інформаційні входи для запису даних; С - вхід стробування запису
                            інформації до регістру.
                                  Додаткові виводи регістрів: CE (Clock Enable) - вхід дозволу
                            тактових імпульсів; DL (Data Right) - інформаційний вхід для зсуву
                            вправо;  DR  (Data  Left)  -  інформаційний  вхід  для  зсуву  вліво;  F
                            (Function)  -  вхід  завдання  режиму  роботи  схеми;  PE  (Parallel
                            Enable)  -  вхід  дозволу  паралельного  завантажування;  S/D
                            (Static/Dynamic) - вхід зміни активного стану синхросигналу: рівень
                            (статичний) / фронт (динамічний);
                                  А/В  -  вхід  зміни  напряму  руху  інформації:  від  виводів  А  до
                            виводів В / від виводів В до виводів А.
                                  Лічильник - сукупність послідовно з'єднаних D/T-тригерів для
                            багаторозрядного  ділення  частоти  та  підрахунку  кількості
                            імпульсів.
                                  Асинхронні    лічильники    побудовані    на    D-тригерах,
                            послідовно  з'єднаних  між  собою  без  використання  додаткових
                            логічних  схем.  Простота  структури  асинхронних  лічильників
                            супроводжується  порівняно  низькою  швидкодією  та  обмеженими
                            функціональними можливостями.
                                  Основні  виводи  асинхронного  лічильника:  С  (Count)  -  вхід
                            тактових  імпульсів;  R  -  вхід  скидання  лічильника  в  0;  Q0,...,Qn  -
                            виходи лічильника.
                                  Застосування  додаткових  логічних  схем  в  структурі
                            синхронного  лічильника,  крім  підвищення  швидкодії,  дозволяє
                            реалізувати  паралельне  завантаження  D-тригерів  лічильника
                            аналогічно паралельному регістру, а також
                                  здійснити    зміну     напряму     підрахунку     імпульсів
                            (інкрементування або декрементування - реверсивні лічильники).
                                  Виводи    синхронного    лічильника:   D0,...,Dn   -   входи
                            попереднього  паралельного  встановлення  тригерів;  С  -  вхід
                            тактових імпульсів;
                                  CP  (Clock  Parallel)  -  вхід  стробування  паралельного
                            завантаження;
                                  U/D  (Up/Down)  -  вхід  напряму  підрахунку:  інкрементування
                            або декрементування лічильника;
                                  СЕТ  (Clock  Enable  Trickle)  -  вхід  для  каскадування
                            (послідовного з'єднання) синхронних лічильників;

                                                           68
   65   66   67   68   69   70   71   72   73   74   75