Page 84 - 6865
P. 84

5.7.3 АЦП з урівноваженням заряду

                                   До них відносяться АЦП з двохстадійною інтеграцією,
                            АЦП  з  багатостадійною  інтеграцією  i  деякі  інші.  Містять
                            генератор  стабільного  струму,  компаратор,  на  виході  сигнал
                            перевищення.  Сигнали  зi  вcix  компараторів  поступають  на
                            логічну  схему,  яка  видає  цифровий  код,  залежний  від  того,
                            скільки компараторів показали перевищення. Паралельні АЦП
                            дуже швидкі, але зазвичай мають розрядність не більше 8 біт
                            (256  компараторів),  оскільки,  мають  велику  i  дорогу  схему.
                            АЦП  цього  типу  мають  дуже  великий  розмір  кристалу
                            мікросхеми,     високу    вхідну    ємність,    i   схильні   до
                            короткочасних  помилок  на  виході.  Часто  використовуються
                            для відео або інших високочастотних сигналів.

                                   5.7.4 АЦП послідовного наближення або АЦП з
                                                порозрядним врівноваженням

                                   Вони  містять  компаратор,  допоміжний  ЦАП  i  peгicтp
                            послідовного  наближення.  АЦП  перетворить  аналоговий
                            сигнал в цифровий за N кроків, де N — розрядність АЦП. На
                            кожному  кроці  визначається  по  одному  бітy  шуканого
                            цифрового  значення,  починаючи  від  СЗР  i  закінчуючи  М3Р.
                            Послідовність  дій  за  визначенням  чергового  бітa  полягає  в
                            наступному.  На  допоміжному  ЦАП  виставляється  аналогове
                            значення,  утворене  з  бітів,  вже  визначених  на  попередніх
                            кроках;  біт,  який  повинен  бути  визначений  на  цьому  кроці,
                            виставляється в 1, молодші біти встановлені в 0. Отримане на
                            допоміжному  ЦАП  значення  порівнюється  з  вхідним
                            аналоговим  значенням.  Якщо  значення  вхідного  сигналу
                            більше  значення  на  допоміжному  ЦАП,  то  шуканий  біт
                            отримує  значення  1,  інакше  0.  Таким  чином,  визначення
                            підсумкового  цифрового  значення  нагадує  двійковий  пошук.

                                                         81
   79   80   81   82   83   84   85   86   87   88   89