Page 40 - 4833
P. 40
Отриманий код є додатковим кодом результату (– 0,010).
Послідовні (порозрядні) сумуючі пристрої мають порівняно
низьку швидкодію. Їх використовують у тих випадках, коли
основним фактором при проектуванні є простота апаратурної
реалізації. Числа, які додаються, вводяться, починаючи з молодших
розрядів послідовно розряд за розрядом синхронно з тактовим сигналом.
Сигнал переносу з виходу сумуючого пристрою затримується ще на
один такт і сумісно з сигналами чергових розрядів операндів
надходить на вхід комбінаційного однорозрядного суматора.
На рисунку 5.3 зображений послідовний суматор, в якому для
затримки сигналу переносу Р 1 на один такт використовується
синхронний D-тригер.
1 0 1 1 0 0 1 0 0 1
a SM S
1 0 0 1
b
P P 1 0 1 1 0
0 1
D TT Q
C Q
Рисунок 5.3 – Послідовний двійковий суматор з
використанням тригера затримки
При створенні послідовних двійкових суматорів використовують
методи синтезу цифрових автоматів. Розглянемо використання цих
методів на прикладі синтезу послідовного двійкового суматора з
використанням JK-тригера. На рисунку 5.4,а зображена структурна
схема такого послідовного суматора. Сигналу переносу Р і поставлено
+
у відповідність внутрішній стан Q автомату (Р і = Q; Р і+1 = Q ).
Автомат містить комбінаційну схему КС, яку необхідно
синтезувати. Відповідна принципова схема послідовного суматора,
39